一、算法研发工程师(8人,东莞/深圳,硕士以上,博士优先)
1、了解图像处理、滤波等常用算法,熟悉C/C++/Python/matlab等编程语言;能独立进行简单的编程、系统建模和算法验证;熟悉数据结构基础知识;
2、能够进行简单算法复杂度和时间复杂度评估。
二、数字后端(4人,东莞/深圳,本科以上,硕士优先)
1、掌握Calibre、Encounter或ICC或Innovas等EDA工具;会进行数字版图布局布线;能够进行工艺文件完整性评估;使用Formality进行形式验证;使用PrimeTime进行时序分析;熟练进行功耗分析;
2、能够与模拟版图工程师沟通,调整floorplan,提供规范的gds、cdl文件。
三、数字IC设计(12人,东莞/深圳,本科以上,硕士优先)
1、掌握Verilog及多种EDA工具,熟练使用VHDL或VERILOG设计电路;会使用VCS和NC- Verilog仿真;熟悉SPI、I2C、RGB(LCD)、UART(TP)、MIPI(LCD)等接口协议。
四、IC验证(4人,东莞,本科以上,硕士优先)
1、熟悉UVM验证方法学,熟练掌握Verilog或System Verilog硬件设计验证语言;
2、熟练使用仿真和调试工具,如Modelsim、VCS、NCSIM、Verdi等;
3、熟悉掌握一种或几种FPGA开发工具,如Xilinx,Lattice,Altera等的相关软件工具。
五、模拟IC设计(人数:8人,东莞/深圳,硕士以上博士优先)
1、会使用IC5和IC6设计电路原理图;
2、会使用HSPICE or spectre,后仿工具XA or Hsim一种,或其他至少一种后仿工具;
3、具有基本的logic电路设计能力;会设计GPIO、bandgap、LDO、OSC、各类常用OP、各类常用CMP。
六、模拟版图设计(4人,东莞,本科以上)
1、掌握Cadence virtuoso;Calibre DRC LVS XRC验证等EDA工具;
2、熟悉模拟电路版图设计布局和设计技巧;
3、能够进行数模混合芯片Layout、设计、验证,参数提取,解决模块版图设计一般难题。
七、FPGA设计验证(8人,东莞,本科以上)
1、熟悉FPGA器件结构;熟悉Verilog语言,熟悉FPGA设计流程与开发工具;
2、熟练掌握资源估算;熟悉数字电路。
八、芯片测试工程师(4人,东莞,本科以上)
1、熟悉C/C++的编程基础和脚本语言,熟悉VBA/Perl/Python等编程语言。
九、嵌入式软件设计(ARM)(4人,东莞,本科以上)
1、熟悉Linux下Vim QT,GCC make shell等编译工具;
2、熟悉I2C、SPI、USB等一种以上外设接口;熟悉linux常见的驱动架构;熟练查看PCB和原理图,能够根据PCB和原理图编写软件实现相应功能。
十、电子应用工程师(4人,东莞,本科以上)
1、会Altium Designer、Auto CAD画图;CET-4级以上;简单的C语言和了解SPI,I2C等协议。
十一、现场应用工程师(4人,东莞,本科以上)
1、制作电子线路原理图;画PCBLAYOUY图;C语言编程&显示屏代码调试;制作2D&3D结构图;手机接口信号分析;
2、懂电子线路原理图计算机二极,英语四级;吃苦好学,能接受加班;能适应出差。
十二、生产工程师(4人,东莞,本科以上)
1、 熟悉集成电路行业;了解芯片工艺、封装和测试。
公司网站:www.aixiesheng.com
欢迎优秀人才投递简历,投递邮箱:hr@aixiesheng.com